【投稿】——3.2帶裝入門(LOAD)的寄存器

【作者】:0105_張鑫宇;0116_馬曉英;

3.2.1使用元件簡介


圖3.1

74LS74?邊沿D觸發器,每個器件中包含兩個相同的、相互獨立的邊沿D觸發電路模塊


圖3.2

74LS04.DM?非門,控制LOAD端電平的高低


圖3.3

74LS08?與門


??圖3.4

LOGICSTATE?調試工具


圖3.5

74LS32??? 或門


圖3.6

DCLOCK? 時鐘脈沖

3.2.2仿真電路圖

3.2.3???仿真電路結果分析

在X0輸送數據后,如LOAD端為低電位,則右邊的與門被阻塞,X0過不去,而原來已存在此位中的數據由Q0送至左邊的與門。此與門與另一端輸入從非門引來的與L端反向的電平,即高電位。所以Q0的數據可以通過左邊的與門再經或門而送達D0端。這就形成自鎖,既存的數據能夠可靠地存在其中而不會丟失。

如果L端為高電位,則左邊與門被阻塞而右邊與門可讓X0通過,這樣Q0的既存數據不再受到自鎖,而X0可以到達D0端。只要CLK的正前沿一到達,X0及被送達Q0,這時就叫做裝入(LOAD)。一旦裝入以后,L端又降至低電平,則利用左邊的與門,X0就能自鎖而穩定的存在Q0中。

總之,高電平時使數據裝入,低電平時數據自鎖其中。


最后編輯于
?著作權歸作者所有,轉載或內容合作請聯系作者
平臺聲明:文章內容(如有圖片或視頻亦包括在內)由作者上傳并發布,文章內容僅代表作者本人觀點,簡書系信息發布平臺,僅提供信息存儲服務。

推薦閱讀更多精彩內容