【作者】:0105_張鑫宇;0116_馬曉英;
3.2.1使用元件簡介
圖3.1
74LS74?邊沿D觸發器,每個器件中包含兩個相同的、相互獨立的邊沿D觸發電路模塊
圖3.2
74LS04.DM?非門,控制LOAD端電平的高低
圖3.3
74LS08?與門
??圖3.4
LOGICSTATE?調試工具
圖3.5
74LS32??? 或門
圖3.6
DCLOCK? 時鐘脈沖
3.2.2仿真電路圖
3.2.3???仿真電路結果分析
如果L端為高電位,則左邊與門被阻塞而右邊與門可讓X0通過,這樣Q0的既存數據不再受到自鎖,而X0可以到達D0端。只要CLK的正前沿一到達,X0及被送達Q0,這時就叫做裝入(LOAD)。一旦裝入以后,L端又降至低電平,則利用左邊的與門,X0就能自鎖而穩定的存在Q0中。
總之,高電平時使數據裝入,低電平時數據自鎖其中。