高速緩存結(jié)構(gòu)

案例1 Intel Core i7 cache hierarchy


Intel-i7-cache-hierarchy.png

有如下特點(diǎn):

  1. CPU只直接和寄存器、L1緩存交互;
  2. 現(xiàn)代的L1緩存分為兩個(gè)單獨(dú)的物理塊:
    i-cache存儲(chǔ)指令,是read-only的;
    d-cache存儲(chǔ)數(shù)據(jù),是read/write的;
  3. L2和L3緩存存儲(chǔ)指令和數(shù)據(jù);
  4. 高速緩存的大小:Core i7的L1緩存大小為64KB, L2緩存是256KB,L3是8MB;
  5. 緩存是分塊,分組的;
  6. L1的訪問(wèn)周期是4, L2是L1的3倍,L3是L2的3倍;一次內(nèi)存訪問(wèn)的時(shí)鐘周期是L3的3倍左右,和L1差2個(gè)數(shù)量級(jí)
最后編輯于
?著作權(quán)歸作者所有,轉(zhuǎn)載或內(nèi)容合作請(qǐng)聯(lián)系作者
平臺(tái)聲明:文章內(nèi)容(如有圖片或視頻亦包括在內(nèi))由作者上傳并發(fā)布,文章內(nèi)容僅代表作者本人觀點(diǎn),簡(jiǎn)書(shū)系信息發(fā)布平臺(tái),僅提供信息存儲(chǔ)服務(wù)。

推薦閱讀更多精彩內(nèi)容